论文部分内容阅读
随着对合成孔径雷达(SAR)成像质量和实时性的要求越来越高,高性能SAR成像系统的设计显得尤为重要。SAR实时成像处理系统大点数据的运算量主要集中在距离向和方位向的压缩处理上,而其核心是实现匹配滤波的快速傅立叶变换(FFT)运算。常用的处理方案是采用并行高速DSP来完成大点FFT运算,但需要算法分解和复杂的控制,而且在点数上也有很大局限性。随着硬件技术的迅速发展,可编程器件FPGA已经成为比DSP更优越的压缩处理方式,在体积、速度、灵活性等各种性能都优于DSP。本设计基于新一代的FPGA平台,提出了一种高效可行的方案,设计出了高性能的FFT运算器。在FFT算法方面,对比各种快速算法,采用高效的基-4DIT算法;在实现框架方面,采用级联流水线结构和优化设计的蝶形单元,并结合乒乓RAM,提高了运算的并行度,而且方便扩展,能适应不同长度的FFT;在数据精度方面,设计了块浮点算法,在满足系统指标的基础上解决了速度和精度的矛盾;在旋转因子方面,则采用了全新的CORDIC算法动态生成的方法,解决了旋转因子查表法的不易扩展和资源占用大的问题。总之,本设计基于新硬件平台的丰富资源和FFT实现的优化方案,在实时性、精度和资源占用上都达到了新的高度,并通过了功能验证,具有良好的应用前景。