论文部分内容阅读
随着数字信号处理技术及通信技术的发展,系统对模数转换器(ADC)的性能要求也越来越高。在流水线ADC中,采样时钟的精度是影响流水线ADC性能的重要因素之一。本文基于Chartered0.18μm,1.8V CMOS mixedsignal工艺,研究并设计了一款应用于14位分辨率、100MSPS转换速率流水线ADC中的时钟稳定电路,并完成其版图设计。
首先阐述了时钟信号定义及时钟抖动对流水线ADC性能的影响,随后研究基于锁相环以及基于延迟锁相环的时钟稳定电路基本原理,并分析了它们的优缺点。在此基础上,提出本文设计的时钟稳定电路架构。
基于延迟锁相环原理,设计了一款应用于高性能流水线ADC中的低抖动时钟稳定电路,包括时钟输入电路、占空比调整电路以及时钟产生电路的设计。在电路设计中,采用时钟合成电路对输入时钟及反馈时钟进行相位合成,从而消除了由于采用鉴频鉴相器带来的相位积累效应;采用连续时间积分器实现时钟占空比检测,并输出控制信号以调整占空比,从而消除了传统电荷泵检测中由电荷泵充放电电流和电荷泵开关引入的误差;采用施密特触发器增加时钟上升沿和下降沿的陡峭度;在时钟占空比调整中,固定输入时钟的上升沿而只调节其下降沿,以提高时钟精度并降低设计难度。最后给出了整个电路的版图设计。
利用Cadence Spectre仿真软件对设计的时钟稳定电路进行仿真验证,仿真结果表明,电路可以在200ns以内快速锁定占空比,精度为50%±10-9%。电路可以将占空比为20%~80%的输入时钟调整为50%占空比的时钟信号,稳定后的时钟抖动小于0.08ps,最高调整的输入信号频率高达250MHz,满足设计要求。