论文部分内容阅读
随着集成电路技术的发展,锁相环(PhaseLockedLoop,PLL)技术得到了越来越多的关注。锁相环普遍应用于家庭数字产品、航空航天、无线通信和视频传输等领域,它已经成为现代通信电路中必不可少的电路模块,因此对它的研究具有重要意义。 本文从锁相系统的工作原理入手,分析了锁相环的电路模型,对环路的重要组成部分——压控振荡器和鉴相器进行了电路设计和仿真。并采用Simulink对系统建立模型,从理论上研究了影响锁相环电路瞬态响应时间的因素并得出相关结论。 在论文中,压控振荡器的设计采用交叉耦合型LC振荡器模型,利用二次谐波滤波技术对电路进行改进,有效地降低了振荡器电路的相位噪声。本文设计的鉴相器电路是在Gilbert单元基础上改进的电路结构,该电路不仅可以在宽范围输入信号下正常工作,同时抑制了温度对电路的影响。最后在Simulink环境下对锁相环系统建立线性模型,通过对环路系统增益和滤波器传递函数参数的分析,改善了系统的瞬态响应时间,从而提高了环路的性能。 在电路设计过程中,利用Agilent公司的仿真工具ADS(AdvancedDesignSystem)对电路进行了仿真;在环路模型分析中,利用Simulink软件对系统模型进行了仿真,由仿真结果的分析可知,电路的改进提高了环路的性能,达到了设计要求。