论文部分内容阅读
本文的主要工作是实现适用于千兆以太网1000Base-T物理层模拟前端发送电路的高速高精度数模转换器。根据IEEE 802.3ab协议规定的1000Base-T发送通路的设计要求,在发送通路中需要实现一个5-bit分辨率,8-bit精度,125MHz采样速率,4ns转换速率以及共17级输出模拟电平的数模转换器(DAC)。过冲(Glitch)是DAC高速工作时精度的主要制约因素,为满足千兆以太网1000Base-T物理层发送通路数模转换器8-bit精度(高精度),4ns转换时间(高速)设计要求,必须有效的降低DAC模拟输出过冲。本文在分析DAC的各种拓扑结构及编码方式并对这些结构的优缺点进行比较的基础上,针对协议要求以及发送电路的实际需要,设计了一个温度编码电流驱动型DAC。在温度编码电流驱动型DAC中结构中,带隙基准源、电流源单元阵列和开关锁存阵列是最关键三个部件,同时这三个部件也是过冲的主要来源。在本设计中带隙基准源采用一种电源电压抑制比(PSRR)高的电路结构来实现,提高了系统的稳定度和精度。本文设计了一种新型的单位电流源结构,单位电流源采用由8个小电流源单元构成的级联结构,电路中的每一级电流驱动单元由相邻相差为0.5ns的八相时钟依次控制,产生幅值递增或递减的阶梯波,然后利用低通滤波器对阶梯波进行平滑,得到4ns左右的转换时间,由于通过八相时钟对单位电流源开关的精确控制,从而大大降低了电流源的开关而产生的过冲。另外本文还设计了一种新型的正反馈锁存器(Latch)电路,有效的降低了电流源开关控制信号不同步导致的过冲。本电路参加了0.13um CMOS工艺流片,整个1000Base-T PHY(物理层)芯片采用76管脚四侧引脚扁平封装(QFP)。论文的最后部分进行了总结分析,对未来的工作提出了建议与展望。