论文部分内容阅读
本论文研究并设计了32通道的ADPCM编解码器,符合ITU-T G.726标准,采取全硬件的ASIC方案来提高系统的处理速度,并降低了功耗,实现了语音数据的编解码功能。文中首先对ITU-T G.726语音编解码算法进行研究,在此基础上完成系统设计,提出了该编解码系统详细的硬件架构,这种架构对复杂数字信号处理算法的ASIC实现具有一定的通用性,具体包括运算处理模块,存储模块,控制模块,数据流模块。然后,按照自顶向下的设计方法和流程,使用Verilog 语言,借助于多种EDA工具最终完成编解码系统的设计和验证工作。文中给出了详细的设计过程和与验证相关的数据。经过验证,编解码功能完全实现,且性能良好,综合后表明芯片面积约为0.376平方毫米,系统可在100兆赫兹下稳定工作。