论文部分内容阅读
《时基校正与降噪一体化视频处理系统的设计与实现》课题是受常州音成电子有限公司委托开发的在研项目。 通过借鉴和论证国内外时基校正和视频降噪的相关技术,作者提出了一套适合于中国国情的视频处理系统软、硬件方案实现模拟电视的信号数字转换以及利用数字编解码、数字锁相、数字滤波、数字图像存储等数字技术来实现电视信号实时去噪和消除时基误差,使系统真正做到集时基校正与降噪一体化。本课题主要完成了A/D解码模块、FPGA视频处理模块、视频数据帧存模块、基准时钟产生模块、D/A编码模块、I~2C总线控制模块等部分软、硬件设计及调试。其中A/D解码模块采集模拟电视信号实现视频解码;FPGA视频处理模块对解码后的数据进行去噪处理的同时还负责系统的逻辑控制;视频数据帧存模块为大量高速的视频数据提供缓冲区;基准时钟产生模块通过输入基准视频信号为系统提供精确的相关同步信号;D/A编码模块在视频处理模块的控制下把数字视频数据转换成复合电视信号供显示用:I~2C总线控制模块模拟I~2C总线时序实现对系统中编、解码芯片的初始化。 该系统设计完成后经调试,性能良好,可以取代国内时基校正和降噪分离产品。 此外,本论文还对印刷电路板的抗电磁干扰处理进行了一定的研究。 文章的最后还提出了时基校正与降噪一体化视频处理系统的进一步改进及研究设想。