Pipelined ADC中高速采样保持电路的研究与设计

来源 :东南大学 | 被引量 : 0次 | 上传用户:erhtyyuk
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
采样保持(S/H)电路单元作为高速高分辨率流水线型模数转换器中的重要单元一直是研究者十分关注的重要内容。采样保持电路用于流水线型模数转换器的最前端,其信号精度和建立速度直接影响到整个流水线型模数转换器的分辨率和转换速率,同时也是采样保持电路性能评估的主要因素。这里基于SMIC .18μm,1.8V电源电压CMOS工艺,研究和设计一个适用于输入信号范围为1V,分辨率为10bit,转换速率为180MHz流水线型模数转换器中的采样保持电路。在输入满幅度,89.20MHz正弦波,时钟采样率为178.57MHz的条件下,为了使ADC得到9位有效精度,要求采样保持电路的SNR不小于59dB,ADC的SNR不小于56dB。论文介绍了采样保持电路在流水线型模数转换器中的功能和作用,概述了采样保持电路的基本理论,详细分析了采样保持电路采样模式和保持模式,在采样模式下,对电荷注入效应和开关电阻的非线性进行深入研究;在保持模式下,重点建立了输出信号建立时间的数学模型,并介绍了运算放大器的误差和一些常用的运算放大器结构。根据理论分析和系统要求设计采样保持电路,具体电路设计包括翻转式采样保持电路总体电路的设计和各模块电路设计:运算放大器,偏置电路,共模反馈电路,bootstrap开关和非交叠两相时钟,其中重点设计了增益增强型结构的运算放大器。电路设计完成后,进行了采样保持电路的版图设计。用Hspice对采样保持电路进行仿真,当建立精度小于0.5mV时,建立时间为1.67ns,验证了建立的数学模型的可行性。将采样保持电路单元应用到10位180MHz流水线型模数转换器中,在输入满幅度,89.20MHz正弦波,时钟采样率为178.57MHz的条件下,得采样保持电路的SFDR为77.3dB,ADC的SNDR为56.50dB,SNR为56.86dB,THD为-67.51dB,SFDR为69.82dB,结果显示设计的采样保持电路完全满足ADC的系统要求。
其他文献
集计算机技术、无线网络技术和智能传感等技术于一身的新型网络“物联网”正悄然改变着我们的生活,“物联网”是继计算机和互联网之后,世界信息产业的第三次重大变革。面向物
H.264是由国际电信联盟(International Telecommunication Union, ITU)的视频编码专家组(Video Coding Experts Group, VCEG)和ISO/IEC的动态图像专家组(Moving Picture Expe
目的 探索人文关怀结合仿真模型在神经外科临床实践教学中的应用效果.方法 以新疆医科大学2014级来医院神经外科进行临床见习的68名临床专业的学生为教学对象,将68名学生随机
随着电子和通讯技术的不断发展,便携式电子设备电源管理芯片逐渐成为功率半导体集成电路最重要的应用领域之一。高集成度、高效率和低成本是此类电源芯片最重要的特点。鉴于检测电路在高效率电流模式电源管理芯片或者其他公路电子等模拟应用中的无法比拟的作用,当前学术界、工业界都投入了大量的精力研究比较成熟的检测方法以及相对应的高性能检测电路。本设计研究的目的是为变换器能够在更宽的负载范围内具有高效率,即变换器不仅
在激光通信中,光束的自动搜索、瞄准、跟踪,即APT(Acquisition ,Pointing and Tacking)是一项非常关键、非常重要的技术。在光通信APT技术中,位置误差信号的提取是非常关键的
本文针对目前国内外基于FPGA实现模糊控制器的理论、EDA软件工具的使用以及FPGA技术的发展,对模糊控制器的设计作了有益的探索,并达到了预期的实验效果。文章综述了模糊控制理
随着微电子技术工艺水平的不断提高,从亚微米工艺向深亚微米的发展,CMOS图像传感器的性能已经达到甚至超过了CCD的性能,CMOS图像传感器成为图像传感器研究的热点。本文首先概
目前,Flash闪存是当今最流行的非易失性存储器。但现在Flash技术已经开始面临各种瓶颈,比如操作速度慢、存储密度低、操作电压高、尺寸难以缩小。为了寻找一种具备高密度、低