面向多核的ECC加速阵列研究与设计

来源 :微电子学与计算机 | 被引量 : 0次 | 上传用户:dluflonline
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了使密码多核处理器支持ECC密码算法,提取ECC运算操作特征,设计了一种面向密码多核处理器的ECC加速阵列结构,可实现640bit以内任意长度的双域(素域和二元域)ECC密码算法,有效支持高并行度的ECC加速算法和多ECC算法并行计算.在CMOS 0.18μm工艺库下综合并布局布线,电路最大时钟频率238 MHz,和其他文献相比,此算法的运算速度有所提高,算法支持范围更广.
其他文献
在大型视觉多媒网络中,大量的干扰噪点坏数据对多媒体网络的稳定运行造成威胁,对此提出一种基于线性叠加细节捕捉的大型视觉多媒体网络的坏数据高效检测方法,采用Canny边缘检测函数,得到多媒体网络的换数据图像噪点边缘分割的不变矩阈值,采用经验模式设定进行坏数据检测,使用特征向量的最近邻匹配法可以找出音视频数据的潜在的匹配对,采用标准的基于数学形态学的分割方法得到最小割标准,实现检测算法改进,仿真结果表明