论文部分内容阅读
数字通信中,常用的通信协议有同步协议和异步协议。PC的通信协议都是异步协议,这种协议难以达到高速、大容量的要求。如果PC之间要求传输速率、效率较高,或者外围接口只能采用同步方式与PC通信,异步协议显然不可行的。针对上述问题,文章应用Verilog HDL语言,结合有限状态机的设计方法,制定同步传输协议,基于FPGA器件成功进行了发端异步/同步传输,收端同步/异步传输的理论仿真。该方法为高速大容量传输提供了一种新的解决方案。