论文部分内容阅读
微控制器环境要求在尽可能小的封装里实现最多的通用I/O。在微控制器尺寸和成本的限制下,M4K内核内部不支持指令高速缓存(I—cache)或数据高速缓存(D—cache)的标准功能。但MIPS32 M4K内核所具有的一些特点使其非常适用于微控制器应用领域。这就涉及到本文重点讨论的一个内容——SRAM接口,这是MIPS32 M4K内核的一个标准功能。