一种电力专用SOC的低功耗小面积ADPLL设计

来源 :半导体技术 | 被引量 : 0次 | 上传用户:UltraUnAsm
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
智能电网电弧检测片上系统(SOC)芯片需要高性能的锁相环为其提供各种频率的时钟.设计了一种面积小、功耗低、输出频率范围大且锁定精度高的全部基于数字标准单元的全数字锁相环(ADPLL).该ADPLL基于环形结构的全新的数控振荡器(DCO)设计,通过控制与反相器并联的三态缓冲器的导通数量控制反相器电流进行频率粗调,使DCO具有1.2~2.6 GHz的调节范围.通过控制与反相器输出端并联逻辑门的导通数量控制其负载电容进行频率细调,并通过基于夹逼原理的控制字搜索算法找到DCO的最佳控制字.仿真结果表明,ADPLL锁定后输出时钟的均方根周期抖动控制在3 ps以内,并且其在55 nm CMOS工艺下的面积仅为60 μm×60 μm,功耗为1 mW左右.
其他文献
随着5G和人工智能等新型基础设施建设的不断推进,单纯通过缩小工艺尺寸、增加单芯片面积等方式带来的系统功能和性能提升已难以适应未来发展的需求.晶圆级多层堆叠技术作为能
基于GaAs单片微波集成电路(MMIC)工艺设计并制备了一款宽带射频前端多功能电路芯片,其包含功率放大器、限幅低噪声放大器(LNA)和收发开关.功率放大器采用平衡式结构同时选择
近年来,电力机车、电动汽车和微波通信等行业发展迅速,系统所用的电子器件具有大功率、小尺寸、高集成和高频率等特点.为满足电子器件散热、密封和信号传输优良的需求,陶瓷基
绝缘体上硅(SOI)工艺具有寄生电容小、速度快和抗闩锁等优点,成为低功耗和高性能集成电路(IC)的首选.但SOI工艺IC更易受自加热效应(SHE)的影响,因此静电放电(ESD)防护设计成