并行流水结构的RS(255,233)译码器设计与实现

来源 :单片机与嵌入式系统应用 | 被引量 : 0次 | 上传用户:zhouqiuhe1
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
介绍了RS(255,223)码及其译码原理,基于修正欧几里德(Modified Euclidean,ME)算法提出了一种并行流水结构的硬件译码方案。按照自顶向下的设计流程划分模块,详细论述了各个子模块的设计过程,并给出了该结构的FPGA实现。相比现有的一些结构,该结构以较小的硬件资源代价,在相同时钟下数据吞吐率提高8倍,且大大降低了译码延迟。
其他文献
【摘 要】随着现代科学技术和信息技术的发展与进步,教育体制改革的不断深入,对中小学教育的信息化发展也有了新的要求。电化教学方式是一种新型的信息化教学模式,通过在中小学的教学过程中将电化教学与信息技术相结合,不仅能够增强学生们的现代化信息技术意识,还有能够增强学生们的创新能力,培养创新型人才和高素质人才。因此,本文将针对如何在中小学学科教学中将电化教学与信息技术相结合,提出整合对策。  【关键词】电
在HFC网络回传通路各类噪声中,输入噪声占有相当大的比重.本文将输入噪声抽象为一种窄带干扰,从数字信号处理的角度对其采取非线性抑制措施,并把归一化FTF算法运用到了该干扰