90nm工艺SOC芯片多阈值低静态功耗设计

来源 :半导体技术 | 被引量 : 0次 | 上传用户:PDH
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了降低纳米级芯片设计中功耗主体之一的静态功耗,从产生静态功耗的来源出发,提出了使用多阂值技术降低静态功耗,给出利用多阈值技术的多种实现方法。以COSTARⅡ芯片为实例,利用90nm多阈值单元库进行低静态功耗设计。结果表明,利用多阈值技术设计来降低功耗是可行的,并对各种实现方法进行比较分析,可作为低静态功耗设计的参考。
其他文献
通过计算机控制脉冲信号发生器和数字信号源等硬件设备,实现对硫系化合物随机存储器(C-RAM)器件性能的测试。该系统主要有电流与电压关系测试、电压与电流关系测试、电阻与所加