论文部分内容阅读
根据高速视频处理产品的PCB(印刷电路板)布线要求,结合实际电路仿真条件和总线布线特点,通过建立三线Ⅱ型串扰电路模型,在对容性耦合和感性耦合产生后向串扰进行一般性分析的基础上,进一步分析了回流面积、延迟时间对后向串扰的影响,提出了新的时域优化模型和几种减小串扰的方法,并为实际布线给出一种较好的Y型拓扑结构、基于Hyperlynx对后向串扰的仿真验证了该模型和方法的正确性.