论文部分内容阅读
为简化UHF RFID读写器系统设计,提高读写器控制模块控制协调能力、抗干扰强度、降低功耗,提出了一种基于NiosⅡ处理器的UHF RFID读写器控制模块的SOPC设计方案。采用SOPC设计理念,在一个可配置的FPGA芯片上嵌入NiosⅡ处理器,搭载操作系统,实现收发信号的数字处理控制及与上位机系统的通信控制。根据设计需要充分配置了处理器性能,给出了模块硬件结构,模块与上位机、数字基带处理模块间的通信接口及模块软件设计流程图。仿真结果表明,该控制模块能实现所需控制信号的产生和传输,完成协议解析、时序