论文部分内容阅读
为提高磁场式时栅传感器测量精度,从理论上推导分析了时栅传感器激励信号源幅值和相位不一致产生的谐波成分对时栅传感器测量精度的影响,提出了一种基于DDS原理并采用完整闭环调节的高性能时栅激励信号源设计方案。以FPGA为微处理器,通过编程分频系统时钟,设置频率、相位控制字对DDS输出的信号频率、相位进行调节,使用增益控制器配合相位累加器实现相位到幅值精确转换。搭建了信号调理电路和信号反馈电路,通过实时对比反馈控制,解决了系统电路阻抗不匹配及干扰导致的激励信号相位不正交性和幅值不一致性的问题。实验结果表明: