基于FPGA的四通道视频缩放引擎的研究及设计

来源 :电子技术应用 | 被引量 : 1次 | 上传用户:jinying5322446
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
设计了一种可实现4路视频信号缩放和帧率转换的电路架构。视频信号依次经过缩小模块、帧率转换模块以及放大模块,有效地减少了帧率转换对存储器带宽的需求。帧率变换模块采用输入和输出自适应调整的算法,同时在缩小模块采用加权均值算法,而放大模块则采用四点双三次插值算法。在满足视频放大质量要求的基础上,避免了采用过于复杂算法而消耗过多的FPGA资源,有效地解决了视频放大算法实现视频缩小时原始图像信息量丢失导致图像失真的问题。
其他文献
一个国家的发展情况可以通过交通的发展反映出来,近年来,我国的交通事业发展的很迅速,我国政府在交通改善中投入了很大的资金,取得了一定的成就.而交通建设中的重要一项便是
提出以脉冲电源作用下的故障相与健全相的电流差为测量信号,运用小波变换对其作多尺度分解,并利用SoPC技术构建的煤矿井下电缆故障定位片上系统。系统具有具有体积小、成本低、