FPGA设计中降低功率损耗方法研究

来源 :电子测量技术 | 被引量 : 0次 | 上传用户:whitejet
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了降低FPGA设计的功耗,扩展FPGA的应用领域,本文根据FPGA设计功率耗散的基本原理,分析了影响FPGA设计功率耗散的主要因素;通过对系统级、函数级和门级3个不同层次的FPGA设计方法对功率耗散的影响进行了分析、研究;阐明了动态功耗与设计之间的关系;提出了在设计中降低功耗的方法。通过在Ouartus Ⅱ5.0中利用PowerPlay Early Power Estimator仿真实验,证明效果明显。
其他文献
本文以gpC法,测定了硫酸香菇多糖的含量,线性范围0.05~0.5mg(y=-8176x+374628r=0.9999).平均回收率为101.2%.rSd为0.46%.(n=6)并对其分子量进行了测定.比较了不同柱子上硫酸香
本文设计出符合CCSDS标准的Turbo编译码器,包含伪随机序列模块与帧同步模块。在实现编码器时针对标准要求,对伪随机化处理及其恢复和帧同步检测提出了解决方案;而在相应的译码器
抛光晶片缺陷检测是半导体材料生产和器件生产中的一个重要环节,晶片质量及器件成品率与缺陷检测的成功与否有着相当重要的关系.本文重点介绍了利用我国古代劳动人民发明的透
为了解决中央商务区的交通阻塞问题,本文提出了一种基于无线格网的车辆调度系统。系统主要由LED显示屏、停车场主机、路由器和中心服务器组成,通过无线格网系统互相通信,各停车
为了解决数据采集系统中的大容量数据传输问题,本文介绍了一种基于PCI总线的数据采集卡的实现方案,详细分析了构成该系统数据采集卡的硬件结构以及主要功能模块,阐述了采集系统