45nm芯片铜互连结构低k介质层热应力分析

来源 :半导体技术 | 被引量 : 0次 | 上传用户:xjc
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
采用铜互连工艺的先进芯片在封装过程中,铜互连结构中比较脆弱的低介电常数(k)介质层,容易因受到较高的热机械应力而发生失效破坏,出现芯片封装交互作用(CPI)影响问题。采用有限元子模型的方法,整体模型中引入等效层简化微小结构,对45 nm工艺芯片进行三维热应力分析。用该方法研究了芯片在倒装回流焊过程中,聚酰亚胺(PI)开口、铜柱直径、焊料高度和Ni层厚度对芯片Cu/低k互连结构低k介质层应力的影响。分析结果显示,互连结构中间层中低k介质受到的应力较大,易出现失效,与报道的实验结果一致;上述四个因素对芯片低k介质中应力影响程度的排序为:焊料高度>PI开口>铜柱直径>Ni层厚度。 Advanced Chip with Copper Interconnect Process In the packaging process, the relatively low dielectric constant k dielectric layer of the copper interconnect structure is susceptible to failure due to higher thermo-mechanical stresses and to chip-package interactions (CPI) impact problem. By using finite element model, the equivalent layer is introduced into the overall model to simplify the microstructure, and the thermal stress of 45 nm process chip is analyzed. The influence of polyimide (PI) opening, copper pillar diameter, solder height and Ni layer thickness on the stress of low-k dielectric layer of Cu / low-k interconnect chip was investigated by the proposed method during the flip-chip reflow process. The results show that the stresses on low-k dielectrics in the middle layer of the interconnection structure are large and prone to failure, which is consistent with the reported experimental results. The order of influence of above four factors on the stress in low-k dielectrics is that the solder height> PI opening> Copper pillar diameter> Ni layer thickness.
其他文献
建立了研究加速器中子源热中子照相装置CCD芯片屏蔽效果的蒙特卡罗模拟方法,对γ与中子吸收剂量率的模拟计算结果与实验相符。进行了基于^9Be(d,n)反应的热中子照相装置屏蔽系统
近日,在工业和信息化部指导下,全国信息化和工业化融合管理标准化技术委员会(SAC/TC573)首批5个标准工作组在北京正式成立。此次成立的5个标准工作组包括两化融合管理体系(WG
2018年6月8日,戴尔科技集团发布DellWyse5070瘦客户端,这是戴尔有史以来最具通用性和可扩展性的瘦客户端平台,让用户根据应用需求选择合适的配置.同时,戴尔宣布扩展其DellEMC
本文例谈如何根据教学内容的需要,巧妙地设计新课导入方法:上课一开始就抓住学生的注意力,把学生带进一个与教学任务和教学内容相适应的理想境界,以此激发学生学习兴趣,启迪
根据Gartner的分析,商业智能(BI)生产线已经断裂。在普通的组织中,BI的利用率仅为30%。上述利用率指的是使用BI系统的所有用户,包括:系统管理员、生成报告的分析师、以及利用
建构开放德育范式是开放时代背景下增强大学德育实效性的题中应有之义。在开放中对话,以对话促大学生道德养成是大学开放德育范式的核心理念。基于对话已经或正在成为人们的