一种高速LZW压缩算法 FPGA硬件实现

来源 :微电子学 | 被引量 : 0次 | 上传用户:kiddmanwy
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
在分析 LZW算法的基础上,基于 FPGA,设计了-个高速 LZW压缩算法硬件加速电路,包含异步 FIFO、状态机控制和双端口 RAM三个主要部分.通过异步 FIFO实现提高了数据传输速度;采用精简状态机模块提高了 FPGA内部资源的利用率.在 Kintex-7 XCKU060平台上验证了设计的正确性和加速特性.实验结果表明,数据压缩速率提升至 366 Mbit/s,相比高性能通用处理器平台加速到 9.1倍,能效比提升到 65.5倍,可满足多种场景下实时无损压缩应用需求.
其他文献
针对动物体温测量,提出一种新型测温方法,并设计了一种面向植入式RFID标签的温度传感器。首先介绍了传感前端电路,然后介绍了缩放型模数转换器的设计,最后采用SMIC 0.18μm CMOS工艺,对该温度传感器进行了仿真。仿真结果表明,在1.8 V工作电压下,平均电流为4.5μA,单次温度转换时间为1.8 ms,在25℃~45℃范围内,温度误差为±0.2℃。
针对车载激光雷达接收端脉冲信号脉宽窄、动态范围大等特点,提出了一种新型宽带、宽动态范围和高增益的自动增益控制(AGC)跨阻放大器.采用改进型调节型共源共栅结构作为输入