NiosⅡ在雷达噪声干扰模拟器设计中的应用

来源 :舰船电子对抗 | 被引量 : 0次 | 上传用户:yangzzhenhua
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
提出了基于NiosⅡ嵌入式处理器的噪声干扰模拟器的设计方法。由控制计算机控制NiosⅡ嵌入式处理器读写相应的表格能够实现产生各种样式的波形。及实现幅度调制(AM)、频率调制(FM)、相位调制(PM)及组合的调制方式。
其他文献
介绍了现场可编程门阵列(FPGA)作为控制核心在直接数字波形合成宽带信号源中的应用,分析了FPGA在时钟管理、数据传输及电平转换等方面的功能。该方法具有高速、高集成度和可编
目的:探讨经腹输卯管妊娠病灶切除-输卵管宫腔移植手术在治疗输卵管间质部妊娠中应用的可行性和临床优缺点。方法:回顾性分析经腹输卵管妊娠病灶切除-输卵管宫腔移植手术治疗输
简要分析了末制导雷达的抗拖距干扰能力对舰艇实施箔条质心干扰效果的影响,并针对雷达抗拖距干扰技术提出了舰艇实施箔条质心干扰的战术对策.
讨论了在高速PCB设计中电磁干扰的产生原理,阐述了提供低阻抗的射频电流回路、避免串扰等抑制电磁干扰的措施来满足PCB的电磁兼容性。对高速PCB设计有一定的指导作用。