论文部分内容阅读
介绍一种基于现场可编程门阵列(FPGA)的时数转换器(TDC)的原理及设计方法.通过工作在差分模式下的二条抽头式延迟线,该时数转换器的分辨率能够达到200 ps,可以完成亚纳秒量级时间间隔的测量.时数转换器主要用于极短时间间隔的测量.目前时数转换器广泛应用于航空航天、通信、信号处理等领域.