一种结合路由器旁路通道的低延迟NoC容错机制

来源 :微电子学与计算机 | 被引量 : 0次 | 上传用户:pipiskin
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
提出一种结合路由器旁路通道的低延迟NoC容错机制,该机制首先在路由器内部增加了旁路通道和检错装置,来实现NoC的容错;其次在容错路由算法中引入了多级拥塞控制的理念,来降低NoC的网络延迟.通过使用NIRGAM平台进行仿真,实验结果表明,所提出的容错路由算法与ASL-XY算法以及低延迟可靠传输算法相比,网络平均延迟有明显的降低,并且随着数据包注入速率的增大,并且此算法的网络平均延迟增长率要明显缓于其他两种算法.
其他文献
人体细胞也会“同室操戈”,自身免疫性肝炎便是其中典型的一例。打个比方,自身免疫性肝炎其实就是由于免疫功能紊乱,上演的一场自己人打自己人的悲剧。该病表现与病毒性肝炎极为
人有年龄大小,乙型肝炎病毒(HBV)感染也有时间长短,感染时间越长,乙肝e抗原和/或HBVDNA持续阳性,肝脏累积损害越重,越容易发展成肝硬化和肝癌,尤其是40岁以上的患者,而30岁以下
提出了一种具有高可配性、高实时性和较强适用性等特点的脉冲宽度调制IP核的设计.该PWM模块不仅可支持片上系统内硬件触发反馈机制,以加强片内IP核之间的互联性,而且还提供了
设计了一款用于超宽带(UWB)收发机的多相位基带时钟生成器.该时钟生成器通过分析锁相环(PLL)和延时锁定环(DLL)结构的共性,提出了一种全匹配的压控振荡器/压控延时线(VCO/VCDL)双模可配置结构,使时钟生成器可以分别在PLL/DLL两种模式下工作,为UWB收发机提供2GHz 10相位的基带时钟信号.该电路基于TSMC 65nm CMOS工艺设计实现,有效面积为0.03mm2.根据测试结果
现有的社会关系检索算法大多忽视人与人之间的亲疏度,检索最短路径或最优路径,导致检索结果不能很好地满足人们的要求.针对此类问题,创新性地提出一种基于泛洪算法与亲疏度的
设计了一个输入为8节串联电池单体的模拟高压MUX电路,可用于动力电池检测芯片电压采集前端.高压MUX电路的主体是互补DMOS器件及栅极驱动电路组成的高压开关阵列,消除了信号通