论文部分内容阅读
文章根据SpaceWire协议,在FPGA(Field Programmable Gate Array)上用VHDL(Very HighSpeed Integrated Circuit HardwareDescription Language)设计了SpaceWire协议节点软核,并分别使用XTMR(Xilinx Triple Modular Redundancy)软件设计和手动代码设计对关键功能模块进行三模冗余设计,在FPGA上实现了SpaceWire节点的功能加固设计,提高了SpaceWire节点软核