【摘 要】
:
本文设计并实现了一个16×32位乘法器,该乘法器基于2个16位SIMD乘法器,采用2级流水线结构,实现后的乘法器可以执行三种模式的乘法运算:4个8×8位、2个16×16位、1个16×32位
【机 构】
:
国防科技大学计算机学院 长沙 410073
【出 处】
:
第十三届计算机工程与工艺会议(NCCET09’)
论文部分内容阅读
本文设计并实现了一个16×32位乘法器,该乘法器基于2个16位SIMD乘法器,采用2级流水线结构,实现后的乘法器可以执行三种模式的乘法运算:4个8×8位、2个16×16位、1个16×32位乘法.版图实现后,该乘法器的工作频率可达到600MHz以上.
其他文献
曾国藩,清代名臣。他一生勤奋好学,以“勤”、“恒”两字激励自己,教育子侄。他抓住一切读书的机会不放松,曾给自己订下了每天读书的十二条规矩:一、主敬:整齐严肃,清明在躬,
2010年上半年,在国家局公布的11项行业卷烟对标指标(4项效率效益类指标,7项费用类指标)中,与上年同期值、行业平均值(全国烟草商业企业平均值,以下均简称“行业平均值”)水平
The fatigue characteristics of asphalt mixes are usually expressed as relationships among the initial tensile stress or strain,the initial stiffness and the num
同步动态随机存储器(SDRAM)因其高密度,低功耗,且价格低廉,而大量应用于计算机的主存储器,对于SOC(System On a Chip,系统芯片)来说,片上存储器是一种不可或缺的IP核,它的好
本文设计了一种基于多项式基的有限域乘法器,此乘法器可适用于任何本原多项式的有限域乘法.本设计在0.13μm的工艺下全定制实现,设计结果表明,本设计实现面积有较大减小.
本文以一个32位动态稀疏树加法器为对象,研究了自动噪声分析流程与方法,提出了曲线拟合与顺序搜索两种噪声识别算法,实现了NoiseSpy噪声自动分析软件.在分析结果的基础上,我
Traffic loading is usually characterized by means of the number of Equivalent Single Axle Loads (ESALs) or by means of the axle load distributions (load spectra
本文研究了高速CAM的电路设计和优化技术.对CAM的匹配速度进行研究分析,在基于传输管的全局匹配线加速结构的基础上,提出了一种改进的分级匹配线加速技术,用预充信号的反相控
本文设计实现了微处理器目标cache中一种27位比较电路,从设计原理到电路结构都作了较为详细的分析.其中在输入结构中引入了传输管逻辑,使得电路的结构比传统电路大为简化;在
为了缓解DSP到仿真器,仿真器到调试主机各部分互连带宽和存储成本的矛盾,使用Verilog实现一种基于FPGA的SDRAM控制器来外接低成本大容量的SDRAM,用于缓存DSP处传来的高速trac