论文部分内容阅读
AVS(Audio Video coding Standard)标准是基于我国自主创新技术和国际公开技术所构建的音视频编解码压缩标准。支持AVS标准的高清晰的实时视频解码器芯片具有高压缩比、低运算量等特点,可用于数字电视、手机视讯会议、PSP和MP4等等。用自主技术设计开发的视频解码芯片将使本地数码产品生产商摆脱对国外公司的依赖,提高自主研发和创新的意识。本论文主要通过了解视频压缩标准特别是基于AVS视频压缩标准的图像格式、压缩方式、视频流语法和语义以及解码过程来对AVS解码器中的帧内预测和帧间预测过程进行ASIC前端设计。使用Synopsys VCS对设计进行仿真验证,综合和功耗优化时都使用Synopsys DesignWare IP库和HJTC 0.18umCMOS工艺库。AVS解码器支持AVS标准JiZhun档次,Level4.0。针对于AVS解码器的设计要求,本模块在1.8V工作电压下,以100MHz左右的时钟频率进行解码,功耗不高于150mW,面积在满足时序和功耗的条件下最小,并且逻辑单元面积不高于20万门。最终经过在Synopsys DesignCompiler中分析和优化,系统时钟频率为100MHz,在内部子模块中还有系统时钟分频。经过PowerCompier优化,整个预测模块的功耗为127.82mW,逻辑单元面积为1872834平方微米,均满足了设计约束的要求。