SDH网络分析仪发送端电路的设计与实现

来源 :杭州电子科技大学 | 被引量 : 0次 | 上传用户:liu8521
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
SDH(Synchronous Digital Hierarchy)网络分析仪是一种对SDH网络或设备进行检测的仪表,其设计应严格按照ITU-T G.707等相关协议标准来实现,满足绝大多数协议建议的SDH网络映射与复用路径,从而达到对各种不同的SDH路径与设备进行检测的功能。由于SDH传输技术在全球范围内被广泛的使用,在很多国家还处于城域网的核心地位,因此SDH网络分析仪为网络维护人员及SDH设备制造商的维护工作和生产研发等提供了稳定、可靠、丰富的检测工具。SDH网络分析仪主要包括三部分:发送端(Transmitters)、接收端(Receiver)与其它公共硬件平台,其中SDH网络分析仪的接收端与发送端电路在整个系统中起着至关重要的作用,是系统的最核心最关键的部分,其性能的可靠性与稳定性直接影响到仪表的工作效率。本文主要是研究SDH网路分析仪发送端电路的硬件设计与实现。论文分析了SDH网络分析仪的工作原理,研究了ITU-T G.707,ITU-T G.704,ITU-T G.783等SDH相关的协议标准,明确了SDH网络分析仪发送端的功能需求与技术指标,并由此制定了发送端电路设计方案和验证调试方案。论文根据发送端电路设计方案制定了详细的设计结构与模块划分,用Verilog硬件描述语言完成了发送端电路的硬件(RTL)设计,包括SDH段开销模块、高阶通道开销模块、低阶通道开销模块、PDH开销模块、指针调整模块等各个电路模块的设计与实现。论文构建了具有HARNESS结构的仿真测试平台,利用NC-VERILOG工具,结合SDH网络分析仪接收端电路,对发送端电路进行联合RTL仿真。对各种TEST_CASE进行遍历仿真,修改仿真过程中发现的错误和不足,反复仿真和修改直到功能正确。论文最后将经过仿真验证的发送端电路RTL设计进行FPGA实现。基于合作方提供的SDH网络分析仪硬件系统平台,将FPGA上板进行板级验证与调试,完成与外围电路的配合、与其它公司SDH仪表进行对接、与SDH设备进行对接。
其他文献
微电子机械系统(MEMS)是一个发展十分迅速、应用日渐广泛的领域,其中以加速度计为代表的MEMS传感器是目前应用最为广泛的MEMS器件。电容式MEMS加速度计具有灵敏度高、温度系数小、功耗和成本低等优点,在汽车工业、消费类产品、石油探测、导航等领域具有十分广泛的应用。对电容式加速度计的基本原理、基本结构和基本检测原理进行了分析;比较了电容式MEMS器件的几种主要检测方式,选用了基于变面积检测原理的
氧化锌(ZnO)是一种直接宽带隙半导体材料,其室温禁带宽度为3.37eV,激子束缚能为60meV,远高于其它半导体材料。ZnO是目前所有材料中纳米结构最为丰富的材料,现己成功生长了如纳米