论文部分内容阅读
摘要:FPGA动态重构系统通常划分为静态模块和可重构模块,他们之间的通信必须要通过一个固定通路,以使得静态模块和在运行的可重构模块不受正在重构的可重构模块的影响。本文介绍了基于Xilinx器件的可重构系统开发中所使用的用于可重构模块与其他模块通信的称为总线宏的结构,并研究了总线宏的实现方式以及它的控制。
关键词:动态重构;总线宏;三态缓冲器;Shce;FPGA编辑器;Xilinx设计语言
中图分类号:TP312 文献标识码:A 文章编号:1009-3044(2007)13-30145-03
关键词:动态重构;总线宏;三态缓冲器;Shce;FPGA编辑器;Xilinx设计语言
中图分类号:TP312 文献标识码:A 文章编号:1009-3044(2007)13-30145-03