动态重构中总线宏的结构与实现

来源 :电脑知识与技术 | 被引量 : 0次 | 上传用户:fffdsa4te
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
  摘要:FPGA动态重构系统通常划分为静态模块和可重构模块,他们之间的通信必须要通过一个固定通路,以使得静态模块和在运行的可重构模块不受正在重构的可重构模块的影响。本文介绍了基于Xilinx器件的可重构系统开发中所使用的用于可重构模块与其他模块通信的称为总线宏的结构,并研究了总线宏的实现方式以及它的控制。
  关键词:动态重构;总线宏;三态缓冲器;Shce;FPGA编辑器;Xilinx设计语言
  中图分类号:TP312 文献标识码:A 文章编号:1009-3044(2007)13-30145-03
其他文献
遗传算法是目前最适合解决组卷问题的算法之一,开发组卷系统必须依靠数据库平台的支持,为了保持系统数据的整体性、完整性和共享性,该文提出了一种使得数据库尽可能适应算法
本文对DAS,NAS和SAN三种存储体系架构进行了简要的阐述,通过比较分析,根据高校校园网的实际情况.就如何构建更合理的信息存储解决方案进行了探究。