总线宏相关论文
对FPGA的动态配置是实现可配置计算的最基本和重要的技术手段.它要求在保证系统正常时序与功能的情况下将暂时闲置模块调出系统,将......
针对传统的实现FPGA局部动态可重构中总线宏的设计方法比较复杂的问题.提出了一种Virtex-5FPGA局部动态重构中基于Slice的总线宏的......
摘要:FPGA动态重构系统通常划分为静态模块和可重构模块,他们之间的通信必须要通过一个固定通路,以使得静态模块和在运行的可重构模块......
在空间环境中,系统的可靠性是保障系统正常运行的关键。针对此问题,提出了一种基于FPGA动态部分重构的D/TMR系统设计,正常工作时采......
基于Virtex2-Pro ML310开发环境,使用基于模块(Module-based)的部分动态可重构方式,实现了动态重构技术在算术逻辑单元中的运用.实验......
FPGA动态局部可重构技术通常将系统划分为固定模块和可重构模块,可重构模块与其他模块之间的通信都是通过使用特殊的总线宏实现的。......
讨论了在Xilinx开发平台上利用FPGA动态重构技术实现自重构系统的方法以及流程。系统中包含静态和动态两种模块,采用Xilinx的基于模......
可重构计算是介于通用处理器和ASIC之间的全新计算解决方案,是一种即保留了硬件计算的速度性能,又兼具软件编程情况灵活性的算法实......
可重构计算系统是在通用计算机和专用ASIC的基础上发展起来的,它结合了通用计算机的灵活性和专用ASIC的高效性的优点,在加解密、信......
随着微电子技术、计算机技术的发展,实时电路可重构RTR技术逐渐成为国际上计算系统研究中的一个新热点。它的出现使过去传统意义上......
现场可编程门阵列FPGA不仅可以利用软件编程的方法完成整个硬件电路功能的配置,而且具有可重复编程和动态重构能力,因此在空间探测......
随着社会生产的不断进步,许多以数据密集型应用为代表的计算与数据处理需求越来越复杂。通信协议、安全以及多媒体编码等特殊应用......