论文部分内容阅读
随着4G高速通信、物联网时代的到来,电子产品的运行速度不断的提高,大数据、高速率、高性能的电子产品逐渐成为产品研发的主要方向。但是,因为高速电路中的互连关系的高度复杂化,使得信号完整性的问题变得更加突出。对于存储容量逐渐增大、数据传输速率越来越高的储存器来说,其带来的高速信号完整性问题是整个电路系统设计时需要重点考虑的方向。本课题主要针对这个问题,研究高速信号完整性、DDR3的相关理论,并根据DDR3的拓扑结构问题进行优化,再通过仿真和4G无线透明传输进行验证新拓扑结构的优越性。首先,对高速信号完整性问题中反射和串扰的产生、影响和减小方法等相关理论进行研究分析,并通过高速仿真软件验证理论分析的正确性。其次,对DDR3存储器的相关理论进行研究,根据常用拓扑结构的优缺点和Fly-By结构的仿真结果,提出一种新的拓扑结构Fly-Shu。然后使用高速信号仿真软件对新的拓扑结构Fly-Shu进行反射仿真和串扰仿真。通过反射仿真的矩形波形和串扰仿真的眼图波形与原先Fly-By拓扑结构仿真结果进行对比,证明所设计的Fly-Shu拓扑结构对于高速信号完整性中常见的反射和串扰问题具有更强的抑制作用。最后,将Fly-By和新的Fly-Shu两种不同的拓扑结构应用于4G无线透明传输中,并对4G无线透明传输进行辐射对比测试和丢包率对比测试。经测试验证发现采用Fly-Shu拓扑结构的4G无线透明传输,其辐射得到相应的减小并且其丢包率也得到了减小。因此可得出结论优化的拓扑结构不仅通过减小反射和串扰改善高速信号完整性问题,还可以有效的减小4G无线透明传输的辐射问题和改善数据在传输过程中的丢包率问题。从而对以后的高速信号的PCB设计和仿真起到了很好的借鉴作用。