论文部分内容阅读
MPEG-2标准是目前数字电视领域的主要视频压缩标准,该标准的视频解码芯片的设计,是数字视频产业的一项关键技术。视频解码类芯片的设计和制造,对于我国自主知识产权的视听消费类电子产品的开发,以及掌握核心的技术标准和专利,及其相关的生产制造技术,都具有很大的促进作用。能够更有力的推动我国微电子业的发展。
本文首先对MPEG系列标准进行了介绍,详细分析了它们各自的视频解码原理,然后简单阐述了数字专用电路(ASIC)的开发流程和以VerilogHDL硬件描述语言为基础的硬件开发过程;本文的重点,也是作者主要的工作是MPEG-2解码器芯片的各个模块的划分及使用RTL级硬件描述语言的实现;模块的成功实现要建立在功能验证的基础上,接下来是具体的模块仿真验证的过程,作者以其中两个模块为例,记录了对测试向量的仿真波形;最后,将各个模块由行为级的描述综合成门级网表。