时钟门控相关论文
阐述在PULPino SoC平台上进行超低功耗芯片的设计,采用电源门控、时钟门控、功耗管理模块的低功耗设计技术,在各个设计层次上进行功......
得益于不断推陈出新的先进半导体工艺,以及设计流程日臻完善的电子设计自动化工具,使得当今数字集成电路能够一直朝着高复杂度、高......
直接存储器访问(Direct Memory Access,DMA)是所有现代微处理器(Microcontroller Unit,MCU)的重要模块。DMA支持不同传输速度的硬件......
在高性能微处理器和SoC中,时钟树功耗占总功耗很大比重,时钟门控技术是有效降低时钟树功耗的方法。基于综合的时钟门控技术遗留了......
针对单粒子翻转(SEU)的问题,提出了一种容SEU的新型自恢复锁存器。采用1P-2N单元、输入分离的钟控反相器以及C单元,使得锁存器对SE......
针对时钟分频系数较大的情况下,传统电路实现分频需要大量的寄存器,导致芯片功耗和面积增加的问题,提出了一种异步分频与门控时钟......
时钟门控是一种广为人知的功耗优化方法,常用于ASIC和FPGA设计,这种方法可减少不必要的开关操作.该方法通常需要设计人员在RTL代码......
数字集成电路的设计是一个比较复杂的过程,这里需要考虑的因素很多,其中包括电路、功率和消耗等因素,低功耗是IC设计的重要指标,随......
集成电路的设计是一个追求多设计目标(性能、面积和功耗等)的过程,低功耗已经和面积与性能一样,成为IC设计的重要指标之一.芯片的......

